擺脫雜訊干擾包袱 ADC電源設計最佳化不可或缺

作者: Xavier Ramu
2016 年 06 月 13 日
對高效能類比數位轉換器(ADC)而言,電源上所夾帶的雜訊常是拖累其效能表現的原因之一,其中又以管線(Pipeline)ADC對雜訊最為敏感。一般來說,在為ADC設計電源供應時,最須注意的是漣波、閃爍與寬頻熱雜訊。相關電源設計必須按照ADC特性最佳化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

滿足可靠需求 燃料電池測試系統嚴把關

2009 年 10 月 04 日

動力系統運作環環相扣 EV電池首重BMS設計

2012 年 03 月 15 日

提升運算密度/降功耗 AI引擎優化5G高效運算

2020 年 12 月 28 日

縮小系統體積/提升可靠度 電源供應器導入功率晶體達陣

2021 年 12 月 23 日

深度訓練提升CNN網路精度

2023 年 09 月 29 日

Hailo在樹莓派上實證LLM技術的語音識別

2025 年 04 月 29 日
前一篇
藍牙低功耗打下基礎 標籤/信標應用進展神速
下一篇
是德高速數位量測解決方案獲百佳泰採用